
静态随机存储器可编程门阵列芯片的加密装置及加密方法
- 申请号:CN200510051447.2
- 专利类型:发明专利
- 申请(专利权)人:中国科学院计算技术研究所
- 公开(公开)号:CN1828558
- 公开(公开)日:2006.09.06
- 法律状态:专利实施许可合同备案的生效、变更及注销
- 出售价格: 面议 立即咨询
专利详情
专利名称 | 静态随机存储器可编程门阵列芯片的加密装置及加密方法 | ||
申请号 | CN200510051447.2 | 专利类型 | 发明专利 |
公开(公告)号 | CN1828558 | 公开(授权)日 | 2006.09.06 |
申请(专利权)人 | 中国科学院计算技术研究所 | 发明(设计)人 | 蔡晔;郑为民 |
主分类号 | G06F12/14(2006.01) | IPC主分类号 | G06F12/14(2006.01);H03K19/177(2006.01);G11C7/24(2006.01) |
专利有效期 | 静态随机存储器可编程门阵列芯片的加密装置及加密方法 至静态随机存储器可编程门阵列芯片的加密装置及加密方法 | 法律状态 | 专利实施许可合同备案的生效、变更及注销 |
说明书摘要 | 本发明公开了一种基于静态随机存储器的可编 程门阵列芯片的加密装置及其加密方法,本发明中的加密装置 包括一片FLASH FPGA芯片以及在FLASH FPGA和 SRAMFPGA中实现的握手电路以及在FLASH FPGA 芯片中,将剩余逻辑用于实现系统功能中的部分低速逻辑(由用 户和系统电路决定),以进一步提高系统的安全性。本发明通过 在SRAM FPGA和FLASH FPGA之间的握手电路设计,降低 了基于静态随机存储器的可编程门阵列芯片的加密成本,易于 工程实现,同时,通过可更换的加密器,对于用户不同的安全 需求有很好的支持,提高了灵活度;从而对SRAM FPGA反工 程和对易被获取的配置数据进行保护,达到保护基于静态随机 存储器的可编程门阵列芯片产品和设计的目的。 |
交易流程
-
01
选取所需
专利 -
02
确认专利
可交易 - 03 签订合同
- 04 上报材料
-
05
确认变更
成功 - 06 支付尾款
- 07 交付证书
过户资料
平台保障
1、源头对接,价格透明
2、平台验证,实名审核
3、合同监控,代办手续
4、专员跟进,交易保障
- 用户留言
暂时还没有用户留言