欢迎来到喀斯玛汇智科技服务平台

服务热线: 010-82648522

首页 > 专利推荐 > 专利详情

SOI超结LDMOS器件的LDD、LDS及缓冲层一体化制作方法

  • 申请号:CN201010619485.4
  • 专利类型:发明专利
  • 申请(专利权)人:中国科学院上海微系统与信息技术研究所;上海新傲科技股份有限公司
  • 公开(公开)号:CN102130012A
  • 公开(公开)日:2011.07.20
  • 法律状态:实质审查的生效
  • 出售价格: 面议
  • 立即咨询

专利详情

专利名称 SOI超结LDMOS器件的LDD、LDS及缓冲层一体化制作方法
申请号 CN201010619485.4 专利类型 发明专利
公开(公告)号 CN102130012A 公开(授权)日 2011.07.20
申请(专利权)人 中国科学院上海微系统与信息技术研究所;上海新傲科技股份有限公司 发明(设计)人 程新红;何大伟;王中健;徐大伟;夏超;宋朝瑞;俞跃辉
主分类号 H01L21/336(2006.01)I IPC主分类号 H01L21/336(2006.01)I;H01L21/28(2006.01)I;H01L21/265(2006.01)I
专利有效期 SOI超结LDMOS器件的LDD、LDS及缓冲层一体化制作方法 至SOI超结LDMOS器件的LDD、LDS及缓冲层一体化制作方法 法律状态 实质审查的生效
说明书摘要 本发明公开了一种SOI超结LDMOS器件的LDD、LDS及缓冲层一体化制作方法,该方法采用SOI衬底对顶层硅进行离子注入形成交替排列的N型和P型柱区,作为漂移区的横向超结结构;然后利用多次离子注入方式对所述顶层硅中除漂移区以外的部分掺杂,形成P阱体区,制作出栅区;之后不采用版图,利用自对准工艺直接对所述SOI衬底露出的顶层硅表面进行浅掺杂N型离子注入,从而同时在漂移区的表层形成浅掺杂N型缓冲层,在源、漏区的位置分别形成LDS和LDD;最后再制作源区、漏区和体接触区完成器件。该方法制作的缓冲层处于漂移区表层,LDD和LDS以及缓冲层两步工艺一体化完成,节省版图,大大降低了工艺难度。

交易流程

  • 01 选取所需
    专利
  • 02 确认专利
    可交易
  • 03 签订合同
  • 04 上报材料
  • 05 确认变更
    成功
  • 06 支付尾款
  • 07 交付证书

平台保障

1、源头对接,价格透明

2、平台验证,实名审核

3、合同监控,代办手续

4、专员跟进,交易保障

  • 用户留言
暂时还没有用户留言

求购专利

专利交易流程

  • 01 选取所需专利
  • 02 确认专利可交易
  • 03 签订合同
  • 04 上报材料
  • 05 确认变更成功
  • 06 支付尾款
  • 07 交付证书
官方客服(周一至周五:8:30-17:30) 010-82648522